收藏
电子信息工程学院线下竞价采购需求公告
北京航空航天大学 机载通信增强协处理设备材料费一批 项目(以下简称“本项目”),经过采购项目可行性、必要性论证,采购资金已落实,已具备采购条件,现邀请有意向且符合条件的供应商参与本项目采购。
一、采购项目基本情况
| 采购项目名称 | 机载通信增强协处理设备材料费一批 |
| 采购学院/部门 | 电子信息工程学院 |
| 联系人及联系方式 | 都老师,*开通会员可解锁* |
| 预算金额(最高限价) | 44万元 |
| 采购类型 | þ货物 ☐服务 ☐工程 |
| 采购项目用途 | ☐教学 þ科研 ☐行政办公 ☐运行保障 ☐其他: |
二、采购项目相关要求
(一)响应供应商资格条件:
1、满足《中华人民共和国政府采购法》第二十二条规定;
(1)具有独立承担民事责任的能力;
(2)具有良好的商业信誉和健全的财务会计制度;
(3)具有履行合同所必需的设备和专业技术能力;
(4)有依法缴纳税收和社会保障资金的良好记录;
(5)法律、行政法规规定的其他条件。
2、落实相关政策的资格要求:
(1)参加采购活动前三年内,在经营活动中没有重大违法记录;即本项目响应截止期前被“信用中国”网站列入失信被执行人和重大税收违法案件当事人名单的、被“中国政府采购网”网站列入政府采购严重违法失信行为记录名单的(处罚期限尚未届满的),不得参与本项目的采购活动。
(2)单位负责人为同一人或者存在直接控股、管理关系的不同供应商,不得同时参加本项目的采购活动。
(3)与采购项目负责人存在利害关系,可能影响采购公平的,不得参加本项目的采购活动。
(4)不允许联合体响应,不接受分包。
3、满足本采购项目特殊资格条件: 无 。
(二)评审方法及规则:
þ综合比较:根据报价材料从品牌、参数、价格、性价比、供货时间及售后服务等方面进行综合比较。
☐最低价:满足技术指标和商务指标实质性需求前提下,最低价成交。
(三)响应文件递交要求:
1、响应文件截止时间:*开通会员可解锁*,17时30分,逾期递交的响应文件恕不接受。
2、响应文件递交方式:请将响应文件电子文件(须签字盖章扫描)发送至 。将纸质版响应文件(正本 1 份,副本 0 份)邮寄/提交至 北京市海淀区学院路37号北航新主楼F座,都老师,*开通会员可解锁*
三、采购项目需实现的功能和目标:
升级机载通信增强协处理设备系统所需可编程逻辑芯片及相关配套功能、机载高速多串口卡等材料。
四、采购标的汇总表
| 序号 | 采购标的名称 | 数量 | 单位 | 预算金额(万元) | 是否接受进口产品 |
| 1 | FPGA XC7A100TFGG48芯片 | 4 | 套 | 33 | 否 |
| 2 | LCMX02-7000HC CPLD芯片 | 4 | 套 | 2 | 否 |
| 3 | JTAG仿真调试器 | 3 | 个 | 1.5 | 否 |
| 4 | 可编程烧录下载器 | 3 | 个 | 1.5 | 否 |
| 5 | 机载MINI PCI-E RS232/RS422/485高速多串口卡 | 4 | 套 | 6 | 否 |
注:进口产品指通过中国海关报关验放进入中国境内且产自关境外的产品。
★若供应商所报产品为进口产品,则供应商须具有所报进口产品生产厂家授权文件,否则响应文件无效。授权文件要求如下:由生产厂家或其在国内的授权代理商出具的授权书。
五、技术要求与商务要求
技术指标和商务要求分为关键指标和一般指标。标“★”代表关键指标,不满足该指标将导致响应被拒绝;无标识则表示一般指标。对于关键指标,响应人需提供所投产品的第三方检测报告或技术白皮书或技术彩页或官网截图或其他证明文件以证明投标参数符合技术要求,未提供有效证明材料或证明材料中内容与所填报指标不一致的视为不满足。
(一)技术要求:
1、采购标的1:FPGA XC7A100TFGG48芯片
FPGA处理功能:
1)★FPGA不小于5000逻辑单元
2)BRAM容量:2.43 Mb及以上
3)集成CMT (时钟管理单元)
4)支持285个及以上I/O
5)温度范围:-30°℃至+80℃
6)提供参考开发设计
自主ARINC429 IP核功能:
1)串口转arinc429模块:支持1路RS232/RS422/RS485通道
2)支持4路arinc429收发数据通道
3)支持发送接收通道数据缓存4KB
4)支持arinc429速率:100K/50K
5)支持EVEN/ODD/NONE校验方式
6)支持单次发送和循环发送模式
2、采购标的2:LCMX02-7000HC CPLD芯片
1)支持6864个逻辑单元及以上
2)工作频率支持260Mhz及以上
3)RAM容量为54kb及以上
4)PLL数 2个及以上
5)支持UFM 256kb及以上
6)温度范围:-30°℃至+80℃
3、采购标的3:JTAG仿真调试器
1)支持lattice全系列FPGA、CPLD,包括Mach XO2
2)标准USB接口调试
3)支持JTAG编程模式
4)支持 SPI FLASH功能
5)支持lattice开发环境适配
4、采购标的4:可编程烧录下载器
1)支持40Mb/s的JTAG速率
2)支持JTAG边界扫描IEEE标准1149.1规范
3)支持7系列产品及演进的系列产品适配
4)支持以太网和USB主机侧连接
5)支持3.3V 8位通用I/O端口
6)支持JTAG端口编程
7)支持与Vivado设计工具配合使用
5、采购标的5:机载MINI PCI-E RS232/RS422/485高速多串口卡
1)★支持 4 口及以上RS-232/485/422 mini PCI-E 多串口卡
2)支持X1 2.5Gbps PCI Express总线
3)同时支持RS-232信号、RS-485信号、RS-422信号
4)传输速率:300bps-921.6Kbps
5)流控制:RTS/CTS、XON/XOFF
6)工作温度:-40℃~85℃
7)支持嵌入式linux驱动
8)支持机载arinc429协议诊断分析
(二)商务要求:
1、交付时间(服务期限):
þ合同签订后 10 天内完成实施要求并具备验收条件。
☐服务期限自 至 。
☐其他: 。
2、交付地点(服务地点):北京市海淀区学院路37号北京航空航天大学学院路校区
3、包装运输(如有):包装符合国家有关包装的法律、法规的规定。包装适应于远距离运输、防潮、防震、防锈和防粗暴装卸,确保货物安全无损,运抵现场。
4、售后服务(如有):货物验收完毕之日起,所有产品质保期1年,免费技术支持服务1年
5、培训方案(如有):无
6、人员资质要求(如有):无
7、保险:保险费由供应商承担。
8、其他:无
(三)验收要求: 货物运抵现场并安装调试后,采购方于3日内组织验收,签署验收报告 。
(四)付款方式及履约保证金:
☐一次性付款,即:供应商交货并安装、调试完成,经采购人验收合格后,采购人支付100%合同金额,即¥ (大写:人民币 ),同时乙方提供相应发票。
þ分期付款,合同签订 5 个工作日内供应商向采购人支付合同总价的 90 %;货物调试且验收合格后,供应商向采购人提供合同全额正式商业发票后,采购人支付合同总价的 10 %。